开启左侧

[社会] MIT研究团队3D芯片新突破 有望绕过「堆叠」技术限制

[复制链接]
HILOVEYOUTU 发表于 前天 13:30 | 显示全部楼层 |阅读模式 来自: 美国

马上注册,结交更多好友,享用更多功能,更可下载纽约情报站APP哦!

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
) D# _# f( D4 `) g* _
                               
登录/注册后可看大图
MIT研究团队发表新的技术突破,有望绕过堆叠芯片的技术限制。 图撷取自MIT
随着集成电路可容纳的晶体管数目逼近极限,芯片制造商开始寻求「向上发展」,堆叠晶体管与半导体元件,类似将平房变为摩天大楼,却遭遇到限制,堆叠芯片时,每层都须以基板作为支架,这会减慢传输效率。 如今麻省理工学院(MIT)的研究团队,可望打破此一局限。

9 W, U* ^' L' \+ |$ d$ i) u7 E
根据MIT工程师近期在《自然》期刊发布的研究,他们发现了一种制作了多层芯片的方法,不需要硅晶圆基板,即可交替堆叠高品质的半导体材料层,且能在够低的温度下运作,以保护底层电路。
) Y" t4 {/ o. I) K! n7 l
在2023年,该团队开发出一种在非晶质表面,生长高品质2D半导体材料(如过渡金属二硫属化物,TMD)的方法。 TMD被视为硅的接班人,适合制作更小、更高性能的晶体管。 然而,该方法需在约摄氏900度的高温下进行,可能损坏底层电路。
8 b$ f+ h: J6 Y$ ^
为解决此一问题,团队利用冶金学概念,实现了在低至摄氏380度下的单晶TMD生长。 他们在硅晶圆的二氧化硅薄膜的开口处沉积种子,成功降低成核所需能量,保护底层电路。
. E1 e' `! z3 R3 |
研究人员进一步利用这种新方法制作出多层芯片,交替堆叠两种不同的TMD层,分别是二硫化钼(适用于n型晶体管)与二硒化钨(适用于p型晶体管),且不需要硅中间层。

0 N: ~2 Q, @) n' w# U
研究团队预期,这种方法能运用于构建人工智能(AI)硬件,例如通过在笔记本电脑或可穿戴设备中堆叠芯片,这些芯片的速度和运算能力可媲美当今的超级计算机,且能储存与数据中心相当的大量数据。

+ ?; D+ Q0 A& l5 T% y: s6 V9 e6 Z
研究主持人、MIT机械工程副教授金智焕(Jeehwan Kim,音译),「这项突破为半导体产业开辟了巨大的潜力,能够在没有传统限制的情况下堆叠芯片」,「这可能使人工智能、逻辑与内存应用的运算能力提升数个量级。」
点击下面文字可快速查看发布对应的便民信息!
纽约情报站让您的生活变的更简单

简介:纽约情报站是汇集全美75万粉丝的公众平台。除了实时新闻、找工招工信息发布、app社区互动,更有微信公众号推文探店等。如果你投稿、爆料、活动策划、商务合作,或者想邀请我们去探店,请联系主编微信: nyinfor
. f$ {/ h; h5 G$ ^% E* A
回复

使用道具 举报

全部回复1 显示全部楼层
Kenny 发表于 前天 15:28 来自手机 | 显示全部楼层 来自: 美国
出黑板报帮帮我
回复 支持 反对

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

楼主

情报站神秘人
联系客服 关注微信 下载APP 返回顶部 返回列表